

#### Министерство науки и высшего образования Российской Федерации Федеральное государственное бюджетное образовательное учреждение

#### высшего образования

# «Московский государственный технический университет имени Н.Э. Баумана

(национальный исследовательский университет)» (МГТУ им. Н.Э. Баумана)

| ФАКУЛЬТЕТ <u>РЛ</u>                                                                            |                                           |                                  |
|------------------------------------------------------------------------------------------------|-------------------------------------------|----------------------------------|
| КАФЕДРАРЛ1                                                                                     |                                           |                                  |
| РАСЧЕТНО-ПОЯСН                                                                                 | ИТЕЛЬНАЯ З                                | ВАПИСКА                          |
| К КУРСОВОЙ РАБ                                                                                 | ОТЕ ПО ЭЛЕКТЬ                             | РОНИКЕ                           |
| НА                                                                                             | ТЕМУ:                                     |                                  |
| «Проектирование модуле<br>(RX, TX) (и устройства<br>UART на языке описания ц<br>HDL под микрос | <u>на их основе) ин</u><br>ифровой аппара | <u>ımepфейса</u><br>туры Verilog |
| Студент: <u>Кулин В.А.</u> <u>РЛ2-62</u> (Группа)                                              | (Подпись, дата)                           | (И.О.Фамилия)                    |
| Руководитель курсовой работы:<br><u>Глотов Александр Николаевич</u>                            |                                           |                                  |
|                                                                                                | (Подпись, дата)                           | (И.О.Фамилия)                    |

# СОДЕРЖАНИЕ

| 3         |
|-----------|
| 3         |
| 3         |
| Хна       |
| 6         |
| при<br>10 |
| K на      |
| при<br>21 |
| 26        |
| 27        |
| 28        |
| · · ·     |

## 1. Техническое задание

Необходимо спроектировать модуль UART интерфейса для приема и передачи данных под микросхему ПЛИС Altera MAX2EPM240 на языке описания цифровой аппаратуры Verilog HDL. Модуль должен обладать достаточной степенью параметризации, а именно, иметь возможность настройки следующих свойств: настройка битрейта передачи данных для кратнопроизвольной частоты входного тактового сигнала, частота которого также параметризуется, настройка бита четности/нечетности, настройка количества информационных бит в пакете, число стоповых бит (для ТХ).

### 2. Анализ технического задания

Для удовлетворения требований ТЗ будет использоваться система полуавтоматической параметризации, где размерности регистров будут определяться автоматически с использованием встроенных функций.

Ключевая идея реализации интерфейса — конечный автомат. В автомате будут продуманы основные состояния устройства, в которых он будет выполнять определенные действия.

Перед построением модели интерфейса необходимо провести теоретический анализ протокола UART.

# 3. Структура интерфейса UART

Universal Asynchronous Receiver- Transmitter (UART) – последовательный интерфейс передачи данных, предназначенный для организации связи между цифровыми устройствами. Данные по нему передаются от одного устройства другому по одной физической линии.

Передача данных в UART осуществляется по одному биту в равные промежутки времени (тайм-слоты). Этот временной промежуток определяется скоростью передачи данных UART, эта скорость измеряется в 60 dax (бит в секунду). Для возможных скоростей существует дискретный стандартный ряд.

 Таблица 1. Стандартизованные скорости передачи данных по протоколу UART.

 300 600 1200 2400 4800 9600 19200 38400 57600 115200 230400 И т.д.

Длительность бита T и скорость передачи данных S связаны выражением: T=1/S.

Помимо информационных бит, в элементарной транзакции существуют обязательным образом стартовый и стоповый биты. Принимающее устройство знает об этом, поэтому из информационного потока оно их вырезает. Зачастую элементарная транзакция передается объемом 1 байт, но встречаются и реализации, где передается 5, 6, 7 или 9 информационных бит. Минимальным

пакетом являются обособленные стартовым и стоповым битом информационные биты. Некоторые реализации UART используют несколько стоп- битов для повышения степени синхронизации приемника и передатчика. Для приемника второй и последующие стоп- биты представляются задержкой на линии.

Пассивным состоянием линий является логическая 1. Стартовый битлогический 0. Приемник ждет перепада из 1 и 0 и отсчитывает от него временной промежуток в половину длительности бита (до середины стартового бита), если в этот момент все еще 0, то запускается процесс приема посылки с оговоренным объемом. Приемник отсчитывает длительностей, каждый раз фиксируя значение на шине. Первые п значений являются принятыми данными, а последнее значение-проверочное (стоп-бит). Значение стоп- бита всегда равно 1, если приемник детектирует иное, то UARТмодуль фиксирует ошибку. Биты синхронизации (старт и стоп биты) занимают определенную часть битового потока, то результирующая скорость пропускная способность UART меньше скорости соединения. Например, для 8 битной посылки без бита четности выходит, что используется 10 тайм-слотов, что соответствует 80% полезного сигнала в занятом пространстве битового потока. При скорости линии в 9600 бод полезная скорость равняется 7860 бод. Временные диаграммы, иллюстрирующие передачу данных по данному протоколу, представлены ниже.



Рис. 1. Пример передачи конкретного байта через одну шину по протоколу UART.



Рис. 2. Пример передачи байта в общем случае с пояснениями через один провод по протоколу UART.



Рис. 3. Передача последовательно двух байт через один провод по протоколу UART.

Легко видеть, что посылка отправляется младшим битом вперед.

Многие реализации UART имеют возможность контроля целостности принятых данных методом контроля битовой четности. Различают контроль на четность, в котором число единичных бит в посылке-четное число, и контроль на нечетность, при котором сумма единичных бит является нечетным числом.

Таблица 2. Примеры формирования битов четности/нечетности.

| Данные   | Количество<br>единичных бит | Бит четности | Бит нечетности |
|----------|-----------------------------|--------------|----------------|
| 00000000 | 0                           | 0            | 1              |
| 10010100 | 3                           | 1            | 0              |
| 11110000 | 4                           | 0            | 1              |
| 11001011 | 5                           | 1            | 0              |

При такой договоренности между приемником и передатчиком появляется автоматическая возможность контроля целостности принятого пакета данных.

Параметры приема-передачи через UART записывают коротком виде так, чтобы эта информация одновременно включала число бит в посылке, наличие и тип бита четности, длительность стоп-бита и скорость передачи UART. Примеры записи проиллюстрированы ниже.

Таблица 3. Примеры короткой записи параметров сообщения по UART.

| Короткая |           | Расшифровка   |              |             |
|----------|-----------|---------------|--------------|-------------|
| запись   | Число бит | Наличие и тип | Длительность | Скорость    |
|          | данных в  | бита четности | стоп- бита,  | передачи по |

|              | посылке, ед. |                                                  | тайм-слот(ов) | UART, бод |
|--------------|--------------|--------------------------------------------------|---------------|-----------|
| 9600/8-N-1   | 8            | N (No parity)-<br>без бита<br>четности           | 1             | 9600      |
| 19200/8-E-1  | 8            | E (Even parity)- бит проверки на четность        | 1             | 19200     |
| 600/8-O-2    | 8            | O (Odd parity)-<br>бит проверки<br>на нечетность | 2             | 600       |
| 2400/5-N-3   | 5            | N                                                | 3             | 2400      |
| 19200/10-E-5 | 10           | Е                                                | 5             | 19200     |

# 4. Описание структуры проектируемого модуля передатчика ТХ на языке Verilog.

Таблица 4. Описание параметров модуля ТХ.

| Параметр                       | Описание параметра                                                                                                      |
|--------------------------------|-------------------------------------------------------------------------------------------------------------------------|
| UART_BAUD_RATE                 | Физическая скорость передачи по UART.                                                                                   |
| CLOCK_FREQUENCY                | Частота входящего тактового сигнала по проводу IN_CLOCK. Минимальное отношение CLOCK_FREQUENCY/UART_BA UD_RATE равно 2. |
| PARITY                         | Параметр бита четности. 0-без бита четности. 1- проверка на четность, 2-проверка на нечетность.                         |
| CLKS_PER_BIT_LOG_2             | Логарифм отношения CLOCK_FREQUENCY*NUMBER _OF_STOP_BITS/UART_BAUD_R ATE, округленный до целого.                         |
| NUM_OF_DATA_BITS_IN_PACK       | Число информационных бит в пакете данных.                                                                               |
| NUM_OF_DATA_BITS_IN_PACK_LOG_2 | Логарифм по основанию 2 от                                                                                              |

|                     | числа NUM_OF_DATA_BITS_IN_PACK, округленный до целого. |
|---------------------|--------------------------------------------------------|
| NUMBER_OF_STOP_BITS | Число стоповых бит в                                   |
|                     | элементарной транзакции.                               |

Таблица 5. Описание входных портов модуля ТХ.

| Входные порты                             | Описание                                                                                                                                                              |
|-------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| IN_CLOCK                                  | Входной тактовый сигнал с частотой CLOCK_FREQUENCY.                                                                                                                   |
| IN_TX_LAUNCH                              | Сигнал запуска процесса передачи данных. Если требуется провести один акт передачи, то его длина должна быть больше периода IN_CLOCK, но меньше периода всей посылки. |
| IN_TX_DATA [NUM_OF_DATA_BITS_IN_PACK-1:0] | Данные, которые будут отправлены после детектирования на шине IN_TX_LAUNCH высокого уровня сигнала. Имеет размерность NUM_OF_DATA_BITS_IN_PACK.                       |

Таблица 6. Описание выходных модуля ТХ.

| Выходные порты | Описание                                                                                                                                             |
|----------------|------------------------------------------------------------------------------------------------------------------------------------------------------|
| OUT_TX_ACTIVE  | Тип reg. Данный порт содержит информацию об активности шины.                                                                                         |
| OUT_TX_SERIAL  | Тип reg. Порт ТХ, который соединяется с RX портом приемного устройства.                                                                              |
| OUT_TX_DONE    | Тип reg. Порт, на котором кратковременно появляется высокий уровень сигнала после передачи пакета данных (после завершения элементарной транзакции). |

Таблица 7. Описание используемых регистров модуля ТХ.

| Используемые<br>регистры | Размерность регистров | Описание регистров               |
|--------------------------|-----------------------|----------------------------------|
| REG_STATE                | [2:0]                 | Регистр, содержащий информацию о |

|                           |                                     | текущем состоянии конечного автомата.                                                                                                               |
|---------------------------|-------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------|
| REG_CLOCK_COUNT           | [CLKS_PER_BIT_LOG_2:0]              | Основной счетчик, который формирует тайм-слоты на основании параметров и приходящих импульсов на входной порт IN_CLOCK.                             |
| REG_BIT_INDEX             | [NUM_OF_DATA_BITS_IN _PACK_LOG_2:0] | Счетчик номера бита во время последовательной передачи данных.                                                                                      |
| REG_TX_DATA               | [NUM_OF_DATA_BITS_IN _PACK-1:0]     | Регистр, в котором хранятся данные для последовательной передачи, защелкивающийся при детектировании на линии IN_TX_LAUNCH высокого уровня сигнала. |
| FLAG_DONE_TRANSAC<br>TION | 1                                   | Регистр, кратковременно хранящий информацию о том, что транзакция окончена.                                                                         |

Таблица 8. Описание состояний конечного автомата модуля ТХ.

| Состояние конечного автомата | Описание состояния                   |
|------------------------------|--------------------------------------|
| STATE_WAIT                   | Состояние ожидания, в котором        |
|                              | передатчик ожидает команды передачи  |
|                              | данных. Этому состоянию характерно:  |
|                              | удержание на шине ТХ логической      |
|                              | единицы, OUT_TX_ACTIVE равен нулю.   |
|                              | Если это первый такт пребывания в    |
|                              | состоянии STATE_WAIT после выхода из |
|                              | предыдущего, то: $OUT_TX_DONE = 1$ , |
|                              | OUT_TX_ACTIVE=0,                     |
|                              | FLAG_DONE TRANSACTION=0. Если это    |
|                              | не первый такт, то OUT_TX_DONE       |

|                    | сбрасывается в нуль. Таким образом, OUT_TX_DONE после окончания транзакции появляется на один такт IN_CLOCK. При обнаружении на IN_TX_LAUNCH высокого уровня сигнала происходит следующее:  1)OUT_TX_ACTIVE<=1 2)OUT_TX_SERIAL<=0 3)REG_TX_DATA<=IN_TX_DATA 4)REG_STATE<=STATE_TX_START_BIT 1. На сигнальный порт активности шины ставится сигнал 1, что говорит о ее занятости. 2. Шина ТХ притягивается к земле, что означает начало передачи старт-бита. Преждевременная подтяжка этой шины к нулю оправдана необходимостью уменьшения инерции отклика. 3. Происходит защелкивание данных с входной шины IN_TX_DATA во внутренний регистр. 4. Переход конечного автомата в следующее состояние. |
|--------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| STATE_TX_START_BIT | В этом состоянии модуль притягивает шину ТХ к нулю на время длительности одного тайм-слота. Таким образом происходит передача старт-бита. В это состояние автомат входит после детектирования высокого уровня сигнала на IN_LAUNCH еще в состоянии STATE_WAIT. После отсчета необходимого числа тактов основного генератора происходит переход в состояние STATE_TX_DATA_BITS                                                                                                                                                                                                                                                                                                                      |
| STATE_TX_DATA_BITS | В этом состоянии происходит передача информационных бит в порядке "младшим битом вперед", а также происходит итерация двух счетчиков: основного счетчика тайм-слота и счетчика битов. Внешним счетчиком является счетчик битов, внутренним — счетчик тайм-слота. На каждый сброс внутреннего счетчика увеличивается на единицу внешний.                                                                                                                                                                                                                                                                                                                                                            |

|                   | Параллельно с изменением состояний счетчиков на линии ТХ удерживается текущий бит передаваемых данных. Когда счетчик битов досчитывает до конечного элемента в пакете данных, он сбрасывается и изменяет состояние автомата в зависимости от параметра PARITY. Если транзакция не предусматривает наличие бита четности, то происходит переход в состояние STATE_TX_STOP_BIT, если параметры задают бит четности, то автомат переходит в STATE_PARITY_BIT. |
|-------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| STATE_PARITY_BIT  | В данном состоянии на шине ТХ удерживается бит четности/нечетности на основании анализа числа единичных битов в посылке через специальную функцию в течении одного тайм-слота. После этого происходит переход в STATE_TX_STOP_BIT.                                                                                                                                                                                                                         |
| STATE_TX_STOP_BIT | В этом состоянии на шине ТХ удерживается высокий уровень сигнала. Время удержания равно NUMBER_STOP_BITS * (время одного тайм-слота). По истечении времени удержания происходит следующее:  1)FLAG_DONE_TRANSACTION<=1 2)REG_CLOCK_COUNT<=0 3)REG_STATE<=STATE_WAIT 1. В индикатор окончания процесса транзакции записывается логическая единица. 2. Сбрасывается счетчик тайм-слота. 3. Переход автомата в состояние STATE_WAIT.                          |

# 4.1. Полученные результаты при моделировании ТХ модуля при разных наборах параметров

Набор параметров (1):



Рис. 8. Отправка байта 01101010 модулем ТХ при наборе параметров (3).



Рис. 9. Отправка байта 11010101 модулем ТХ при наборе параметров (3).

#### Набор параметров (4):





Рис. 10. Отправка байта 01101010 модулем ТХ при наборе параметров (4).



Рис. 11. Отправка байта 11010101 модулем ТХ при наборе параметров (4).

#### Набор параметров (5):

```
parameter PARITY =1
parameter NUM_OF_DATA_BITS_IN_PACK =8
parameter NUMBER_STOP_BITS =2
```



Рис. 12. Отправка байта 01101010 модулем ТХ при наборе параметров (5).



Рис. 13. Отправка байта 11010101 модулем ТХ при наборе параметров (5).

#### Набор параметров (6):

| parameter PARITY                   | =1 |
|------------------------------------|----|
| parameter NUM_OF_DATA_BITS_IN_PACK | =8 |
| parameter NUMBER STOP BITS         | =4 |



Рис. 14. Отправка байта 01101010 модулем ТХ при наборе параметров (6).



Рис. 15. Отправка байта 11010101 модулем ТХ при наборе параметров (6).

#### Набор параметров (7):





Рис. 16. Отправка байта 11010101 модулем ТХ при наборе параметров (7).

#### Набор параметров (8):

| parameter PARITY                   | =2 |
|------------------------------------|----|
| parameter NUM_OF_DATA_BITS_IN_PACK | =8 |
| parameter NUMBER_STOP_BITS         | =1 |



Рис. 17. Отправка байта 01101010 модулем ТХ при наборе параметров (8).

#### Набор параметров (9):

| parameter PARITY                   | =2 |
|------------------------------------|----|
| parameter NUM_OF_DATA_BITS_IN_PACK | =8 |
| parameter NUMBER_STOP_BITS         | =4 |



Рис. 18. Отправка байта 10101010 модулем ТХ при наборе параметров (9).





parameter NUMBER\_STOP\_BITS



=1

IN\_CLOCK B0

IN\_TX\_DATA B10101

IN\_TX\_LAUNCH B0

OUT\_TX\_ACTIVE B0

OUT\_TX\_SERIAL B1

Рис. 21. Отправка пакета 10101 модулем ТХ при наборе параметров (10).

#### Набор параметров (11):





Рис. 22. Отправка пакета 01100 модулем ТХ при наборе параметров (11).



Рис. 23. Отправка пакета 10101 модулем ТХ при наборе параметров (11).

### Набор параметров (12):

| parameter PARITY                   | =1 |
|------------------------------------|----|
| parameter NUM_OF_DATA_BITS_IN_PACK | =5 |
| parameter NUMBER_STOP_BITS         | =1 |



Рис. 29. Отправка пакета 10101 модулем ТХ при наборе параметров (14).

IN\_TX\_DATA
IN\_TX\_LAUNCH

OUT\_TX\_ACTIVE B 0
OUT\_TX\_DONE B 0
OUT\_TX\_SERIAL B 1

BO

#### Набор параметров (15):

| parameter PARITY                   | =2 |
|------------------------------------|----|
| parameter NUM_OF_DATA_BITS_IN_PACK | =5 |
| parameter NUMBER_STOP_BITS         | =4 |



Рис. 30. Отправка пакета 01100 модулем ТХ при наборе параметров (15).



Рис. 31. Отправка пакета 10101 модулем ТХ при наборе параметров (15).

#### Набор параметров (16):

| parameter PARITY                   | =0  |
|------------------------------------|-----|
| parameter NUM_OF_DATA_BITS_IN_PACK | =10 |
| parameter NUMBER_STOP_BITS         | =1  |



Рис. 32. Отправка пакета 0100101110 модулем ТХ при наборе параметров (16)



Рис. 33. Отправка пакета 1011011001 модулем ТХ при наборе параметров (16).

### Набор параметров (17):

| parameter PARITY                   | =0  |
|------------------------------------|-----|
| parameter NUM_OF_DATA_BITS_IN_PACK | =10 |
| parameter NUMBER_STOP_BITS         | =2  |



Рис. 34. Отправка пакета 0100101110 модулем ТХ при наборе параметров (17).



Рис. 35. Отправка пакета 1011011001 модулем ТХ при наборе параметров (17).

#### Набор параметров (18):

parameter PARITY =1 parameter NUM\_OF\_DATA\_BITS\_IN\_PACK =10 parameter NUMBER\_STOP\_BITS =1



Рис. 36. Отправка пакета 0100101110 модулем ТХ при наборе параметров (18)



Рис. 37. Отправка пакета 1011011001 модулем ТХ при наборе параметров (18).

#### Набор параметров (19):

parameter PARITY =2 parameter NUM\_OF\_DATA\_BITS\_IN\_PACK =10 parameter NUMBER\_STOP\_BITS =1



Рис. 38. Отправка пакета 0100101110 модулем ТХ при наборе параметров (19).



Рис. 39. Отправка пакета 1011011001 модулем ТХ при наборе параметров (19).

### Посылка нескольких пакетов

Набор параметров (20):

| parameter PARITY                   | =1 |
|------------------------------------|----|
| parameter NUM_OF_DATA_BITS_IN_PACK | =5 |
| parameter NUMBER_STOP_BITS         | =1 |



Рис. 40. Отправка пакетов 10101, 01100 и 01010 модулем ТХ при наборе параметров (20).



Рис. 41. Отправка пакетов 10101 и 01100 модулем ТХ при наборе параметров (20).

#### Набор параметров (21):

| parameter PARITY                   | =2 |
|------------------------------------|----|
| parameter NUM_OF_DATA_BITS_IN_PACK | =5 |
| parameter NUMBER_STOP_BITS         | =1 |



Рис. 42. Отправка пакетов 10101, 01100 и 01010 модулем ТХ при наборе параметров (21).

# 5. Описание структуры проектируемого модуля приемника RX на языке Verilog

Таблица 9. Описание параметров модуля RX.

| Параметр           | Описание                                                                                                           |
|--------------------|--------------------------------------------------------------------------------------------------------------------|
| UART_BAUD_RATE     | Битрейт передачи данных по UART.                                                                                   |
| CLOCK_FREQUENCY    | Частота тактового сигнала IN_CLOCK.                                                                                |
| PARITY             | Характеристика бита четности. 0-<br>отсутствие бита четности, 1-проверка<br>на четность, 2-проверка на нечетность. |
| CLKS_PER_BIT_LOG_2 | Округленный до целого логарифм по основанию 2 отношения CLOCK_FREQUENCY/UART_BAUD_                                 |

|                             | RATE.                             |
|-----------------------------|-----------------------------------|
| NUM_OF_DATA_BITS_IN_PACK    | Число информационных бит в одном  |
|                             | пакете.                           |
| NUM_OF_DATA_BITS_IN_PACK_LO | Округленный до целого логарифм по |
| G_2                         | основанию 2 числа                 |
|                             | NUM_OF_DATA_BITS_IN_PACK.         |

Таблица 10. Описание входных портов модуля RX.

| Входной порт | Описание                 |
|--------------|--------------------------|
| IN_CLOCK     | Входной тактовый сигнал. |
| IN_RX_SERIAL | Входной сигнал RX.       |

Таблица 11. Описание выходных портов модуля RX.

| Выходной порт     | Описание                                                                                                                                                                                            |
|-------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| OUT_RX_DATA_READY | Кратковременный сигнал, объявляющий готовность принятого пакета данных, его [пакет] можно считывать.                                                                                                |
| OUT_RX_DATA       | Параллельный сигнал- пакет принятых данных, который можно считывать по переднему фронту сигнала OUT_RX_DATA_READY.                                                                                  |
| OUT_RX_ERROR      | На этом порту появляется высокий уровень сигнала на несколько тактов основного генератора IN_CLOCK при обнаружении ошибки передачи через бит четности или в случае некорректно принятого стоп бита. |

Таблица 12. Описание регистров модуля RX.

| Используемые регистры                             | Описание                                               |
|---------------------------------------------------|--------------------------------------------------------|
| REG_CLOCK_COUNT<br>[CLKS_PER_BIT_LOG_2:0]         | Счетчик формирования тайм-слотов                       |
| REG_BIT_INDEX [NUM_OF_DATA_BITS_IN_PACK_LO G_2:0] | Счетчик номера принимаемого бита                       |
| REG_STATE                                         | Регистр, хранящий текущее состояние конечного автомата |

Таблица 13. Описание состояний конечного автомата модуля RX.

| ,                            | и конечного автомата модуля кх.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
|------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Состояния конечного автомата | Описание состояния                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |
| STATE_WAIT                   | Состояние ожидания старт-бита от передатчика. Линия OUT_RX_DATA_READY держится в низком состоянии. Линия OUT_RX_ERROR тоже притянута к нулю. Если детектируется низкий уровень сигнала на IN_RX_SERIAL, то автомат меняет состояние на STATE_RX_START_BIT.                                                                                                                                                                                                                                                                                                                              |
| STATE_RX_START_BIT           | Происходит умышленное ожидание в течении времени половины периода передачи одного бита, а затем на линии IN_RX_SERIAL проверяется состояние вновь. Если там все еще нуль, то счетчик тайм- слота обнуляется, а автомат переходит в другое состояние, а именно, STATE_RX_DATA_BITS.                                                                                                                                                                                                                                                                                                      |
| STATE_RX_DATA_BITS           | Два вложенных счетчика (счетчик тайм-слота и счетчик битов) изменяют свое состояние таким образом, что REG_BIT_INDEX увеличивается на 1, когда REG_CLOCK_COUNT делает полный проход, в конце каждого такого прохода считывается состояние с шины IN_RX_SERIAL и записывается в память. Когда REG_BIT_INDEX доходит до NUM_OF_DATA_BITS_IN_PACK, автомат обнуляет счетчики и в зависимости от значения PARITY совершает переход в другое состояние. Если PARITY==0, то автомат переходит в состояние STATE_RX_STOP_BIT, если же PARITY!=0, то следующее состояние — STATE_RX_PARITY_BIT. |
| STATE_RX_PARITY_BIT          | В данном состоянии автомат проверяет посылку на четность и нечетность. Если четность/ нечетность не соответствует выбранному протоколу                                                                                                                                                                                                                                                                                                                                                                                                                                                  |

|                   | передачи, то в REG_RX_ERROR записывается 1.                                                                                                                                                                                                                                                                                                 |
|-------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| STATE_RX_STOP_BIT | В данном состоянии автомат проверят стоп бит. Если на шине оказывается не высокий уровень сигнала, то детектируется ошибка, что реализуется через запись в регистр REG_RX_ERROR логической единицы. Если же сигнал на шине высокий, то выполняется переход автомата в состояние ожидания в связке со стандартными обслуживающими командами. |

# Описание функции sum\_of\_bits

Модуль RX содержит функцию подсчета суммы бит в пакете. Его присутствие в модуле упрощает понимание кода, выделяет функциональный блок за рамки поведенческого блока always. Задача функции sum\_of\_bits состоит в подсчете числа бит в пакете. Это требуется для проверки на четность/нечетность принятого пакета данных. Реализация основана на одном цикле, который делает обход всего принятого регистра как массива битов, попутно суммируя в буфер.

# 5.1. Полученные результаты при моделировании RX модуля при разных наборах параметров

Набор параметров (22):

parameter PARITY=0 parameter NUM\_OF\_DATA\_BITS\_IN\_PACK=8

| in_  | IN_CLOCK IN RX SERIAL | B0<br>B1          | Ш | Ш | H | 1  | H     | +1- | ПГ | Г | - | Т  | П |   | Т     | F  | щ | П   | П    | 17  | H | П    | П    | H | Т | 4 | Т   | щ     | F  | П | П | ΥĻ | $\Box$ | ПГ | Ш |
|------|-----------------------|-------------------|---|---|---|----|-------|-----|----|---|---|----|---|---|-------|----|---|-----|------|-----|---|------|------|---|---|---|-----|-------|----|---|---|----|--------|----|---|
| **   | OUT_ERROR             | B 0<br>B 00000000 |   |   |   | 00 | 00000 | 000 |    |   |   | _x |   | 0 | 00000 | 01 |   | 000 | 0010 | 1 X |   | 0000 | 1101 |   | X |   | 001 | 10110 | )1 |   | х | 10 | 10110  | 1  | 5 |
| out. |                       | B 0               |   |   |   |    | #     |     |    | H |   |    |   |   |       |    |   |     |      |     |   |      |      |   |   |   |     |       |    |   |   |    |        | 1  |   |
|      |                       |                   |   |   |   |    |       |     |    |   |   |    |   |   |       |    |   |     |      |     |   |      |      |   |   |   |     |       |    |   |   |    |        |    |   |

Рис. 43. Прием байта 10101101 модулем RX при наборе параметров (22).

|                    | 1          | 11       |            |                       |            |            |
|--------------------|------------|----------|------------|-----------------------|------------|------------|
| IN_CLOCK           | ВО         |          |            |                       |            | mnnnnn     |
| IN_RX_SERIAL       | B 1        | 1        | <u> </u>   |                       |            |            |
| SOUT_ERROR         | B 0        |          |            |                       |            |            |
| > OUT_RX_DATA      | B 00000000 | 00000000 | X 00000010 | X 00000110 X 00001110 | X 00101110 | X 10101110 |
| SOUT_RX_DATA_READY | BO         | 1        |            |                       |            |            |
|                    |            | 1        |            |                       |            |            |
|                    |            |          |            |                       |            |            |

Рис. 44. Прием байта 10101110 модулем RX при наборе параметров (22).

### Набор параметров (23): parameter PARITY=1 parameter NUM\_OF\_DATA\_BITS\_IN\_PACK=8

| in       | IN_CLOCK          | во         |                                                                 |
|----------|-------------------|------------|-----------------------------------------------------------------|
| <u> </u> | IN_RX_SERIAL      | B 1        |                                                                 |
| cut      | OUT_ERROR         | BO         |                                                                 |
| <b>*</b> | OUT_RX_DATA       | B 00000000 | 00000000 X 00000001 X 00000101 X 00001101 X 00101101 X 10101101 |
| cut      | OUT_RX_DATA_READY | BO         |                                                                 |
|          |                   |            |                                                                 |
|          |                   |            |                                                                 |

Рис. 45. Прием байта 10101101 модулем RX при наборе параметров (23).

| in         | IN_CLOCK          | ВО         |                                                        |          |
|------------|-------------------|------------|--------------------------------------------------------|----------|
| <u>ia.</u> | IN_RX_SERIAL      | B 1        |                                                        |          |
| out        | OUT_ERROR         | BO         |                                                        |          |
| <b>#</b> : | OUT_RX_DATA       | B 00000000 | 00000000 X 00000001 X 00000101 X 00001101 X 00101101 X | 10101101 |
| cut        | OUT_RX_DATA_READY | BO         |                                                        |          |
|            |                   |            |                                                        |          |

Рис. 46. Прием байта 10101101 модулем RX при наборе параметров (23). Детектирование ошибки в бите паритета.



Рис. 47. Прием байта 01100101 модулем RX при наборе параметров (23). Детектирование ошибки в бите паритета.

#### Набор параметров (24):

parameter PARITY=2 parameter NUM\_OF\_DATA\_BITS\_IN\_PACK=8

| IN_CLOCK          | В 0        |                                                  |       |
|-------------------|------------|--------------------------------------------------|-------|
| ■ IN_RX_SERIAL    | B 1        | _                                                |       |
| UT_ERROR          | BO         |                                                  |       |
| > OUT_RX_DATA     | B 00000000 | 00000000 X 00000001 X 00000101 X 00100101 X 0110 | 00101 |
| OUT_RX_DATA_READY | BO         |                                                  |       |
|                   |            |                                                  |       |

Рис. 48. Прием байта 01100101 модулем RX при наборе параметров (24). Детектирование ошибки в бите паритета.

| in_       | IN_CLOCK          | ВО         | ľ | <u>17</u> | П   | щ     | П  | П | П   | Л | ТП  | ЦП    | Ш | Ш | л            | Ш | Щ | -П- | П    | Ш   | л | П | ш | Ш    | П    | Л  | Т |   | П | ΤП | П | Ш    | 717   | Щ |      | Щ | Ш | Т |
|-----------|-------------------|------------|---|-----------|-----|-------|----|---|-----|---|-----|-------|---|---|--------------|---|---|-----|------|-----|---|---|---|------|------|----|---|---|---|----|---|------|-------|---|------|---|---|---|
| <u>in</u> | IN_RX_SERIAL      | B 1        | П |           | Т   |       |    | ш |     |   | ш   |       | - | - |              |   | Н | -   |      | н   | - | - |   |      |      |    |   | L |   |    | _ |      |       |   |      |   |   |   |
| cut       | OUT_ERROR         | BO         |   | -         | #   |       | -  | - | 4   |   | -   | -     |   | - | <del>,</del> |   | - | -   | ш    | ш   | - | - | ш |      | -    | _  | # | - | - |    | # |      | _     | # | _    | _ | _ | _ |
| <b>3</b>  | OUT_RX_DATA       | B 00000000 |   | -         | 000 | 00000 | )0 |   | _X_ |   | 000 | 00000 | 1 |   | Х            |   |   | 0   | 0000 | 101 |   | - | - | X 00 | 1001 | 01 | 4 |   |   |    | - | 0110 | 00101 |   | -    | - |   |   |
| cut       | OUT_RX_DATA_READY | B 0        | Н |           | -   |       |    | - | Н   | - | -   |       | - | - | -            | - | н | -   |      | н   | - | - | Н |      |      |    | - | - | - | -  | - |      |       |   | ! I- | - |   | + |
|           |                   |            |   |           |     |       |    |   |     |   |     |       |   |   |              |   |   |     |      |     |   |   |   |      |      |    |   |   |   |    |   |      |       |   |      |   |   |   |
|           |                   |            |   |           |     |       |    |   |     |   |     |       |   |   |              |   |   |     |      |     |   |   |   |      |      |    |   |   |   |    |   |      |       |   |      |   |   |   |

Рис. 49. Прием байта 01100101 модулем RX при наборе параметров (24).

| IN_CLOCK         | во         | i i | Ш | Ш | Ш    | л    | л | 'n | Ш  | Т | Ш  | Щ   | Ţ    | П  | Ш | Л  | Ш     | Ш   | Щ   | л | $\Box$ | Т    | Ш   | щ | Л | Т  | Ш |      | П   | Т | Щ | Л | Ш | Т | Щ | Л   | Ţ,   | Ш   | Т  | Ш | Л | Л |
|------------------|------------|-----|---|---|------|------|---|----|----|---|----|-----|------|----|---|----|-------|-----|-----|---|--------|------|-----|---|---|----|---|------|-----|---|---|---|---|---|---|-----|------|-----|----|---|---|---|
| IN_RX_SERIAL     | B 1        |     |   |   | -    | -    | - | -  |    |   |    |     | -    |    |   |    |       |     |     |   | L      | -    | -   |   |   |    |   | -    | Н   | н |   |   |   | H | - | н   | -    |     |    |   |   |   |
| SOUT_ERROR       | BO         |     | # | ш | ш    | _    | - |    | ٠, | # | -  |     | -    |    |   | -  | -     | ш   |     | - |        | -    | ш   | - | щ | -  | ш | _    | ш   | - | - |   |   | - | - | -   | -    | -   | -  | ш | - |   |
| > OUT_RX_DATA    | B 00000000 |     | + | _ | 0000 | 0000 | 0 | -  | ^  | + | +  | 000 | 0000 | )1 | - | ΧC | 00000 | 101 | -X- | Н | 00     | 0001 | 101 | н | + | ++ | Н | 0010 | 110 | 1 |   | 1 |   | - | - | -11 | 0101 | 101 | #  | Н | + | - |
| SOUT_RX_DATA_REA | DY B 0     | ж   | # | - | Н    | -    | + | +  | -  | # | ++ |     | -    |    | Н | Н  |       | -   | Н   | # |        | -    | н   |   |   | -  | Н | -    | Н   | H |   | - | - | + |   | ++  | +    | Н   | 11 | Н | + | - |
|                  |            |     |   |   |      |      |   |    |    |   |    |     |      |    |   |    |       |     |     |   |        |      |     |   |   |    |   |      |     |   |   |   |   |   |   |     |      |     |    |   |   |   |
|                  |            |     |   |   |      |      |   |    |    |   |    |     |      |    |   |    |       |     |     |   |        |      |     |   |   |    |   |      |     |   |   |   |   |   |   |     |      |     |    |   |   |   |

Рис. 50. Прием байта 10101101 модулем RX при наборе параметров (24).

#### Набор параметров (25):

# parameter PARITY=0 parameter NUM\_OF\_DATA\_BITS\_IN\_PACK=5



Рис. 51. Прием пакета 11001 модулем RX при наборе параметров (25).



Рис. 52. Прием пакета 01101 модулем RX при наборе параметров (25).

#### Набор параметров (26):

```
parameter PARITY=1 parameter NUM_OF_DATA_BITS_IN_PACK=5
```

| IN_CLOCK           | ВО      |                                         | 丘 |
|--------------------|---------|-----------------------------------------|---|
| ■ IN_RX_SERIAL     | B 1     |                                         |   |
| S OUT_ERROR        | BO      |                                         | _ |
| > OUT_RX_DATA      | B 00000 | 0 00000 X 00010 X 00110 X 01110 X 11110 | ~ |
| SOUT_RX_DATA_READY | ВО      |                                         | - |
|                    |         |                                         |   |

Рис. 53. Прием пакета 11110 модулем RX при наборе параметров (26).

| in          | IN_CLOCK          | ВО      | ľ | Ц  | Ц | П     | П | П  | Ц | Ш  | Щ   | П | П | П | Ч | Ш | Щ | Л       | ЛГ   | Щ | Д            | Д   | Т  | Т  | Щ | Л    | П  | Т  | Щ | л | П | Ш | Т | щ | Л | П    | Ц | Щ | Л  | Д | П | Т  | Щ | Щ | Г |
|-------------|-------------------|---------|---|----|---|-------|---|----|---|----|-----|---|---|---|---|---|---|---------|------|---|--------------|-----|----|----|---|------|----|----|---|---|---|---|---|---|---|------|---|---|----|---|---|----|---|---|---|
| <u>in</u> _ | IN_RX_SERIAL      | B 1     | П |    |   |       |   |    |   | щ  | -   | н | Н | - | - | н |   |         |      |   |              |     |    |    |   |      |    |    |   |   |   |   |   |   |   |      |   |   |    |   |   |    |   |   |   |
| cut         | OUT_ERROR         | BO      | H | н  | н | $\pm$ | # | -  | н | ш  |     | н | ш | - | - |   | - | <u></u> | ш    | ш | <del>,</del> | ш   |    | 4  | ш | _    | ٠, | н  | - | - | - |   |   | ш | + |      | н | ш | -  | н | ш |    | ш | ш | _ |
| <b>*</b>    | OUT_RX_DATA       | B 00000 | - | ++ | Н | +     | + | ++ | + | 00 | 000 | + | н | - | - | - | - | λ-      | 0001 | 0 | 1            | 001 | 10 | _۲ | 0 | 1110 | _^ | ++ | - | + | н | - | - | 1 | - | 1111 | 0 | - | ++ | + | н | ++ | н | - | - |
| cut         | OUT_RX_DATA_READY | BO      | Н | Н  | Н | -     | + | +  | н | Н  |     | н | Н |   |   |   | - | н       |      | - | -            | н   | -  | н  |   | -    |    | н  |   | - |   |   | - | - | H |      | н |   | +  | - | н |    | н | Н | + |
|             |                   |         | П |    |   |       |   |    |   |    |     |   |   |   |   |   |   |         |      |   |              |     |    |    |   |      |    |    |   |   |   |   |   |   |   |      |   |   |    |   |   |    |   |   |   |
|             |                   |         | ш |    |   |       |   |    |   |    |     |   |   |   |   |   |   |         |      |   |              |     |    |    |   |      |    |    |   |   |   |   |   |   |   |      |   |   |    |   |   |    |   |   |   |

Рис. 54. Прием пакета 11110 модулем RX при наборе параметров (26). Детектирование ошибки в бите паритета.



Рис. 55. Прием пакета 11010 модулем RX при наборе параметров (26).

#### Набор параметров (27):

```
parameter PARITY=2 parameter NUM_OF_DATA_BITS_IN_PACK=5
```



Рис. 56. Прием пакета 11010 модулем RX при наборе параметров (27).

|               |       |         |   | _  |          |   |          |            |    |    |   |          |     |          |            |     |          |     |       |     |     |          |   |                   |          |     |    | _        |   |      |          |    |
|---------------|-------|---------|---|----|----------|---|----------|------------|----|----|---|----------|-----|----------|------------|-----|----------|-----|-------|-----|-----|----------|---|-------------------|----------|-----|----|----------|---|------|----------|----|
| ■ IN_CLOCK    |       | BO      |   | ЦЬ | <u> </u> | Ц | <u> </u> | $H \vdash$ | ΙЦ | ΗН | ш | <u> </u> | Ц   | <u> </u> | <u>H</u> F | iНF | <u> </u> | 닏닏  |       | ΗГ  | 1 1 | $\sqcup$ | Щ | $\sqcup$ $\sqcup$ | $\sqcup$ | ЦЬ  | ш  | <u> </u> | ш | 4 11 | $\vdash$ | ЦЦ |
| IN_RX_SERIAL  |       | B 1     |   |    |          |   |          |            | -  |    |   |          |     |          | 1          |     |          |     |       |     |     |          |   |                   |          |     |    |          |   |      |          |    |
| OUT_ERROR     |       | BO      |   |    |          |   |          |            |    |    |   |          |     |          |            |     |          | 4,4 |       | 4   |     |          |   |                   |          |     |    | -        |   |      | _        |    |
| > OUT_RX_DATA |       | B 00000 | - | -  |          |   | - 0      | 0000       | -  |    |   |          | _X_ |          | 00         | 010 |          | _X_ | 01010 | _X_ | -   |          | - |                   |          | 110 | 10 | -        |   |      |          |    |
| SOUT_RX_DATA  | READY | ВО      |   | -  |          |   |          |            |    |    |   |          |     |          | -          |     |          | -   |       |     | -   |          | - |                   |          |     |    | -        |   |      |          |    |
|               |       |         |   |    |          |   |          |            |    |    |   |          |     |          |            |     |          |     |       |     |     |          |   |                   |          |     |    |          |   |      |          |    |
|               |       |         |   |    |          |   |          |            |    |    |   |          |     |          |            |     |          |     |       |     |     |          |   |                   |          |     |    |          |   |      |          |    |

Рис. 57. Прием пакета 11010 модулем RX при наборе параметров (27). Детектирование ошибки в бите паритета.



Рис. 58. Прием пакета 11110 модулем RX при наборе параметров (27). Детектирование ошибки в бите паритета.

#### Набор параметров (28):

parameter PARITY=0
parameter NUM\_OF\_DATA\_BITS\_IN\_PACK=5



Рис. 59. Прием пакета 01111 модулем RX при наборе параметров (28). Тест на некорректный стоп-бит.



Рис. 60. Прием пакета 11111 модулем RX при наборе параметров (28). Тест на некорректный стоп-бит.

#### Набор параметров (29):

# parameter PARITY=1 parameter NUM\_OF\_DATA\_BITS\_IN\_PACK=5



Рис. 61. Прием пакета 11111 модулем RX при наборе параметров (29). Тест на некорректный стоп-бит.

#### Набор параметров (30):

parameter PARITY=0 parameter NUM\_OF\_DATA\_BITS\_IN\_PACK=10



Рис. 62. Прием пакета 0010110101 модулем RX при наборе параметров (30).

| in.       | IN_CLOCK          | ВО           | and the contract of the contra |
|-----------|-------------------|--------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| <u>ia</u> | IN_RX_SERIAL      | B 1          |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| cut       | OUT_ERROR         | BO           | [                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
| Sut 1     | OUT_RX_DATA       | B 0000000000 | 0000000000 %0000%0000%0000000111%010%0000110111X 0010110111                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
| cut       | OUT_RX_DATA_READY | BO           | 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
|           |                   |              |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |

Рис. 63. Прием пакета 0010110111 модулем RX при наборе параметров (30).

| in_ | IN_CLOCK          | BO           | <u> </u>                                                      |
|-----|-------------------|--------------|---------------------------------------------------------------|
| -   | IN_RX_SERIAL      | B 1          |                                                               |
| 1   | OUT_ERROR         | BO           |                                                               |
|     | > OUT_RX_DATA     | B 0000000000 | C000000000 X0000W0000W0000000111X0010X0000110111X 10101101111 |
| ut  | OUT_RX_DATA_READY | BO           | 1                                                             |
|     |                   |              |                                                               |
|     |                   |              |                                                               |

Рис. 64. Прием пакета 1010110111 модулем RX при наборе параметров (31).

#### Набор параметров (31):

parameter PARITY=1 parameter NUM\_OF\_DATA\_BITS\_IN\_PACK=10



Рис. 65. Прием пакета 0010110101 модулем RX при наборе параметров (31).



Рис. 66. Прием пакета 0010110101 модулем RX при наборе параметров (31). Детектирование ошибки в бит паритета.

| ВО           |                                                     |
|--------------|-----------------------------------------------------|
| B 1          |                                                     |
| BO           |                                                     |
| B 0000000000 | 0000000000 700009000000000000011170010700001101117. |
| В 0          |                                                     |
|              | B 1<br>B 0<br>B 0000000000                          |

Рис. 67. Прием пакета 0010110111 модулем RX при наборе параметров (31).

Набор параметров (32):

parameter PARITY=2 parameter NUM\_OF\_DATA\_BITS\_IN\_PACK=10



Рис. 68. Прием пакета 0010110101 модулем RX при наборе параметров (32). Детектирование ошибки в бите паритета.

| IN_CLOCK         | BO           | <u>եր դորդորդորդ որդորդում դորդորդորդորդորդորդորդորդում որ հորաարարարարարարարարարարարարարարարարարար</u> |
|------------------|--------------|---------------------------------------------------------------------------------------------------------|
| IN_RX_SERIAL     | B 1          |                                                                                                         |
| OUT_ERROR        | B 0          |                                                                                                         |
| > OUT_RX_DATA    | B 0000000000 | 0000000000 7000000001700000001017001070000110101X                                                       |
| OUT_RX_DATA_READ | Y BO         | 1                                                                                                       |
|                  |              |                                                                                                         |

Рис. 69. Прием пакета 0010110101 модулем RX при наборе параметров (32).



Рис. 70. Прием пакета 0010110111 модулем RX при наборе параметров (32). Детектирование ошибки в бит паритета.

# 6. Модуль приемника-передатчика TX\_RX на языке Verilog

В роли законченного функционального узла UART выступают совмещенные приемник и передатчик. Это позволяет завернуть два раздельных модуля в одну абстракцию, упростить работу с UART. Код приемника-передатчика описан ниже. Он содержит описанные ранее порты входа/выхода,

регистры, параметры и модули. (Названия могут незначительно отличаться).

# Полученные результаты

Для получения объемных и информативных результатов был выбран путь написания тестбенчей под моделирование в среде Modelsim, это позволило смоделировать взаимодействие двух устройств через UART в рамках виртуального модельного стенда. Временные диаграммы находятся во вложениях к КП.

# 7. Модуль приемника-передатчика массивов ТХ RX

Зачастую отправке подлежат сразу несколько (счетное количество) пакетов, было принято решение написать модуль, которые обладает буфером на отправку и прием, гибкость устройства была достигнута за счет глубокой параметризации, в частности, объема буфера. Важно то, что данные хранятся не в RAM, а в специально выделенных регистрах, что позволяет добиться очень высокой скорости взаимодействия.

За отправку и прием пакетов данных в рамках одного модуля отвечают разные подсистемы, развернутые в виде поведенческих конструкций. Важно заметить, что передатчик не обошелся без внедрения в него конечного автомата, а приемник его не содержит.

Передача массива пакетов осуществляется следующим образом. Сперва защелкивается комплексный вектор данных при детектировании на шине LAUNCH высокого уровня сигнала, после чего вектор декомпозируется последовательно, из него вычленяются пакеты данных по мере их отправки и получения от передатчика UART сигнала об окончании передачи и о передачи стоп бита.

Прием данных осуществляется в поведенческом блоке, в список чувствительности которого входят передние фронты OUT\_RX\_DATA\_READY и CLEAR\_RX\_BUFFER. По переднему фронту первого сигнала происходит инкрементирование счетчика пакетов и запись в выходной комплексный вектор принятого пакета согласно его номеру. По второму фронту идет очистка «буфера» и счетчика пакетов.

Тестирование модуля приемника-передатчика массива проходило через написание тестбенчей, в которых проверялись общие и частные возможности и случаи поведения. Выпуск в виде временных диаграмм и кода программы находится в приложении к КП.

## 8. Список использованной литературы

- 1. Соловьев. В.В. Основы языка проектирования цифровой аппаратуры Verilog. М.: Горячая линия Телеком, 2014. 206 с.
- 2. Акчурин А.Д., Юсупов К.М. Программирование на языке Verilog. Учебное пособие. Казань, 2016. 90 с.
- 3. Altera MAX II Device Family Data Sheet.
- 4. Учебный курс. Язык описания аппаратуры Verilog HDL. URL: <a href="https://marsohod.org/verilog">https://marsohod.org/verilog</a> (дата обращения: 14.02.19)
- 5. Introduction to the Quartus® II Software URL: <a href="https://www.intel.com/content/dam/www/programmable/us/en/pdfs/literature/manual/intro\_to\_quartus2.pdf">https://www.intel.com/content/dam/www/programmable/us/en/pdfs/literature/manual/intro\_to\_quartus2.pdf</a> (дата обращения: 15.02.19)
- 6. Intel FPGA Integer Arithmetic IP Cores User Guide. URL: <a href="https://www.intel.com/content/dam/www/programmable/us/en/pdfs/literature/ug/ug\_lpm\_alt\_mfug.pdf">https://www.intel.com/content/dam/www/programmable/us/en/pdfs/literature/ug/ug\_lpm\_alt\_mfug.pdf</a> (дата обращения: 16.04.19)
- 7. Timing Analyzer Quick-Start Tutorial. URL: https://www.intel.com/content/dam/www/programmable/us/en/pdfs/literature/ug/ug\_tq\_tutorial.pdf (дата обращения: 19.04.19)
- 8. Основы работы в Quartus II: Курс лабораторных работ. URL: http://fpga.in.ua/fpga/cad-pld/basic-quartus (дата обращения: 14.02.19)
- 9. Краткий курс HDL. URL: https://www.kit-e.ru/articles/circuit/2008\_12\_121.php (дата обращения: 19.02.19)
- 10. Примеры verilog. URL : http://portal-ed.ru/index.php/primery-verilog (дата обращения: 07.03.19)